Hung Tien Bui
Professeur agrégé/Associate Professor
Département des Sciences Appliquées
555 boul. de l'Université
Chicoutimi, Québec
G7H-2B1, Canada
Bureau: P4-3080
(418) 545-5011 x2547
hung-tien_bui@uqac.ca
Logiciel d’analyse de circuits (v0.9 Beta)
Logiciel qui permet de
1. Dessiner des circuits avec RLC, sources dependantes et independantes
2. Extraire les equations dans un format compatible avec MATLAB
Logiciel d’extraction d’equations v0.9 (Beta)
Documentation pour le logiciel
Software that allows you to
1. Draw RLC circuits with dependent and independent sources
2. Extract the equations in a format that is compatible with MATLAB
Enseignements:
6GEI300 Électronique 1
Plan de cours
Acetates du cours 1
Acetates du cours 2
Acetates du cours 3
Acetates du cours 4
Acetates du cours 5
Acetates du cours 6
Acetates du cours 7
Acetates du cours 8
Acetates du cours 9
Acetates du cours 10
Acetates du cours 11
Acetates du cours 12
Valeurs des resistances et des capacites disponibles au laboratoire
Laboratoire #1 (fiche technique de la thermistance et de la photoresistance)
Laboratoire #2
Laboratoire #3
Laboratoire #4
Laboratoire #5
Laboratoire #6 (Consignes supplémentaires )
Laboratoire #7
Laboratoire #8
Laboratoire #9
Laboratoire #10
Exercices de TD #1 (Réponses )
Exercices de TD #2 et réponses
Exercices de TD #3
Exercices de TD #4 (Réponses )
6.28, 6.29, 6.35, 6.62, 6.67
Exercices de TD #5 (Réponses )
Exercices de TD #6 (Réponses )
Exercices de TD #7 (Réponses )
Exercices de TD#8 (Réponses )
5.45, 5.56, 5.57
Exercices de revision en classe (A2014)
Exercices de revision #1
Exemple d’examen de laboratoire
Exemple d’examen de laboratoire 1
Exemple d’examen de laboratoire 2
Liste de connaissances requises pour examen de laboratoire 1
Solutionnaire pour exercices de revision #1
Exercices de revision #2
Solutionnaire pour exercices de revision #2
Exercices de revision #3
Solutionnaire pour exercices de revision #3
Solutionnaire pour examen final A2015
Solutionnaire pour examen final A2014
Solutionnaire pour examen final A2013
Solutionnaire pour examen final A2012
Solutionnaire pour examen final A2011
Solutionnaire pour examen partiel A2011
Solutionnaire pour examen final A2010
Solutionnaire pour examen partiel #2 A2010
Solutionnaire pour examen partiel #1 A2010
Solutionnaire pour examen partiel #2 A2009
Solutionnaire pour examen partiel #1 A2009
Solutionnaire pour examen partiel #1 A2008
Solutionnaire pour examen partiel #2 A2008
Solutionnaire pour examen final A2008
Solutionnaire pour examen partiel #1 A2007
Solutionnaire pour examen partiel #2 A2007
Solutionnaire pour examen final
6GEI415 Méthode de conception en électronique
Laborartoire 1
Laborartoire 2
Laborartoire 3
Laborartoire 4
Laborartoire 5
Laborartoire 5 (partie 2)
Exercices sur l’analyse avec transistors (Fichier requis)
Stratégie de débogage pour laboratoire 1
Gabarit pour rapport de laborartoire
Projet de conception
Information sur le PCB pour le projet de conception (Librairies schématique et PCB)
Solutionnaire pour examen théorique H2017
6GEI420 Systemes Digitaux
Plan de Cours
Cours #1
Cours #2
Cours #3
Cours #4
Cours #5
Cours #6
Cours #7
Cours #8
Cours #9
Cours #10
Cours #11
Cours #12
Description du projet de conception
Solutionnaire Examen final H2017
Solutionnaire Examen final H2016
Solutionnaire Examen final H2015
Solutionnaire Examen final H2014
Solutionnaire Examen final H2013
Solutionnaire Examen final H2012
Solutionnaire Examen final H2011
Solutionnaire Examen final H2010
Solutionnaire Examen partiel H2011
Solutionnaire Examen partiel H2010
Examen de laboratoire 1 (exemple)
Examen de laboratoire 2 (exemple)
Aide mémoire pour examen de laboratoire 1
Introduction au VHDL (NOTE: Attention si vous faites un “copie-colle” du code VHDL. Les apostrophes et les
guillemets ne sortent pas bien)
Exercices sur les diagrammes d’états
Aide mémoire pour le VHDL
Exercices sur le VHDL
Exemple de code VHDL (les machines a etats)
Exemple de code VHDL (les compteurs)
Exemple de code VHDL (le LCD sur la plaquette DE2)
Exemple de code VHDL (addition et multiplication en nombres complexes)
Exemple de code VHDL (compteur et afficheur 7 segments)
Laboratoire #1
Laboratoire #4 avec fichier d’accompagnement fichier1
Laboratoire #5 avec fichier d’accompagnement fichier1 et fichier2
Laboratoire #6 avec fichier d’accompagnement fichier1 et fichier2
Laboratoire #7avec fichier d’accompagnement fichier1 et fichier2
Laissez-moi des commentaires sur mes cours (en cliquant ici)
Activités de recherche:
Synchronisation d'horloge et de données
Migration de l’analogique/mixte vers le numerique
Architecture de haute performance pour l’analyse génétique
Développement d’interfaces homme-machine